Tryb niejawny

Opis

implied

Tryb adresowania, przy którym instrukcja sama w sobie zawiera informację, na jakich elementach procesora będzie przeprowadzana operacja i zawsze są to rejestry procesora lub flagi.

Mówiąc potocznie, już w nazwie rozkazu jest powiedziane, jaki jest docelowy element, na którym zostanie przeprowadzona operacja, tak jak na obrazku.

Rozkazy te wykonują się zawsze po dwa cykle zegara i zajmują tylko po jednym bajcie w pamięci, gdyż ze względu na z góry określony element do wykorzystania nie przyjmują żadnych argumentów.

Rozkazy, które obsługują zwykły tryb niejawny nie obsługują innych trybów.

W tej symulacji rozkazy są traktowane tak samo, jak rozkazy w trybie akumulatora ze względu na podobne właściwości tych trybów.

Składnia instrukcji

ROZ
gdzie:
ROZ - mnemonik

Przykłady zastosowania

SEC
CLV
PLA
BRK